职位详情
FPGA算法时序接口验证AI编程工程师高培培训招生【全职】 4000-6000
本科 | 北京北京 | 截止日期:2026-12-31
需求专业
物理学,应用物理学,物理学类,电子信息工程,电子信息类,电子科学与技术,微电子科学与工程,信息工程,通信工程,光电信息科学与工程,广播电视工程,水声工程,集成电路设计与集成系统,医学信息工程,电子封装技术,电磁场与无线技术,电子信息科学与技术,电波传播与天线,自动化类,计算机类,计算机科学与技术,网络工程,软件工程,信息安全,物联网工程,智能科学与技术,数字媒体技术,空间信息与数字技术,电子与计算机工程,数据科学与大数据技术
职位描述
岗位职责
参加公司组织的FPGA全系列课程介绍与大纲的入职培训,系统学习课程模块的沟通介绍内容,能够准确理解每个课程的知识点、工程案例及适用人群,为后续招生工作提供专业支撑。
学员需求挖掘与匹配:通过电话、邮件、技术社区等渠道,主动联系技术岗位及专业人员,通信物理层算法工程师、无线通信系统测试工程师、FPGA/DSP开发工程师、研发项目经理;FPGA硬件设计工程师、逻辑工程师、系统架构师、嵌入式系统开发人员;FPGA验证工程师、测试工程师、质量管理人员;AI加速工程师、边缘计算开发人员;科研与教育类:科研院所研究人员、高校相关专业教师及研究生;特别适合从事以下技术领域,需系统提升FPGA设计、算法实现、时序优化、接口开发、验证方法、AI模型移植及Vivado工具链应用能力的专业人员:4G/5G通信、卫星通信、软件无线电,工业控制、航空航天、汽车电子,医疗设备、精密仪器,边缘计算、人工智能硬件加速,高速数据采集、信号处理、图像处理。
精准识别对方的技术背景与项目痛点(如时序违例、算法移植困难、接口调试复杂等),并依据以下各课程的核心亮点,推荐匹配的FPGA课程模块并做简要介绍。
1:掌握基带与中频FPGA算法实现核心技术,打通无线通信物理层数据流设计全链路。
2:系统掌握FPGA时序分析与优化核心技术,提升复杂数字系统设计可靠性。
3:贯通无线通信物理层数据流全链路,掌握从算法原理到FPGA实现的系统设计能力。
4:掌握FPGA从基础接口到高速互连的全链路设计,提升复杂数字系统实战开发能力。
5:系统掌握FPGA功能与时序验证核心技术,构建从UVM到自动化的完整验证体系。
6:掌握FPGA AI全链路移植与Verilog AI编程,加速边缘智能硬件落地。
7:系统掌握Vivado全流程设计与AI辅助编程技术,加速FPGA项目从概念到部署。
学员服务与跟进:建立学员档案,定期回访学习效果,收集课程反馈;根据学员技术背景推荐进阶课程,实现持续转化。
任职要求
任职要求
本科及以上学历,通信工程、电子信息、计算机、自动化等相关专业;了解数字电路、FPGA开发流程或信号处理基础知识;具备良好的沟通能力和学习意愿。

培训与发展
入职培训:公司将组织课程大纲速成班,由技术老师带领逐条通读七大课程的大纲,确保每位招生老师熟悉每个模块的标题和核心术语,能够快速定位客户需求对应的课程章节。以下为入职培训的FPGA课程大纲。
大纲1:FPGA通信算法:基带与中频的FPGA算法实现与应用技术高级研修班
1. 离散傅里叶变换:原理与实现,数字中频概念与应用;2. 离散傅里叶变换补充:案例说明,时域/频域功率评估;3. 通信基站数据流:无线物理层数据流架构与关键技术;4. 基带信号产生与检测:OFDM编解码、调制解调、组帧;残缺帧信号检测;5. FIR滤波器设计:成型滤波、半带滤波;6. NCO算法与实现:频率/相位搬移,多载波生成/分解;7. FRM滤波器:窄过渡带滤波、资源节省,NR100M信号成型滤波;8. 削峰技术:CFR抑制峰均比,PC-CFR峰值对消,NR100M中频削峰;9. 波束成型:空域滤波器,信号指向缩放;10. LTE20M DFE双载波IP设计:上变频、信号产生、存储、时序分配、滤波、NCO,FPGA模块级设计。
大纲2:FPGA系统时序:高性能FPGA系统时序分析与优化技术高级研修班
1. FPGA时序特点:1.1 结构与资源;1.2 时序特点;1.3 Vivado开发流程;1.4 时序驱动RTL优化;2. 静态时序分析:2.1 电路性能参数;2.2 STA原理、关键路径、优化方法;2.3 时钟、同步/异步、亚稳态、复位、CDC;3. 时序约束:3.1 主时钟、衍生时钟、收发器时钟、时钟组;3.2 Input/Output delay、DDR约束;3.3 多周期约束(同时钟、异相、快慢时钟互转);3.4 虚拟时钟;3.5 虚假路径;3.6 最大最小延时;3.7 案例;4. 系统级时序收敛:4.1 Vivado报告解读;4.2 时序收敛流程与优化;4.3 工程实践。
大纲3:FPGA接收算法:无线中频和基带接收通道数据流算法与设计技术高级研修班
1. 自动增益控制:调整射频增益适配ADC动态范围;2. RX NCO:多种接收NCO工程案例;3. DDC:原理及不同变换比下的结构设计;4. 接收成型滤波器:设计与实现;5. 同步:时域/频域方法,影响因素与提升;6. 信道估计与均衡:LS估计仿真,原理与实现;7. 解调:MMSE、ML,以ML为例仿真;8. 解扰、解速率匹配、译码;9. 误码率分析:统计、影响因素与对策;10. 抗频偏同步IP:FFT抗多普勒频偏,信号产生、存储、点乘、FFT、功率/门限计算、检测,FPGA设计。
大纲4:FPGA接口设计:Xilinx FPGA接口设计与实现高级研修班
1. 高性能体系结构:1.1 底层架构与逻辑资源;1.2 原语应用;1.3 IO电平标准;1.4 选型策略;1.5 AXI总线;1.6 Vivado资源分析;2. 低速接口:2.1 RS232/485/422;2.2 I²C;2.3 SPI;2.4 EMIF;2.5 UDP以太网;2.6 手写实验;3. SERDES:3.1 原理;3.2 收发链路;3.3 IBERT眼图;3.4 AURORA万兆光纤;4. RapidIO:4.1 协议层;4.2 IP核配置;4.3 端点设计;5. PCIe:5.1 协议;5.2 IP核;5.3 DMA驱动联调;6. DDR/HBM:6.1 存储演进;6.2 DDR3控制器;6.3 MIG配置;6.4 DDR3实验;6.5 Ultrascale+ HBM。
大纲5:FPGA验证方法:FPGA验证方法与技术高级研修班(Xilinx/Altera)
1. 验证流程规划:方法、流程、testplan、覆盖率、bug跟踪,平台搭建;2. 功能验证:常用方法,代码/功能覆盖率,Testbench设计,Nlint/Modelsim/Verdi,在线调试;实验;3. 时序验证:STA基础,时序约束(周期、I/O、多周期、跨时钟域),时序分析与优化,时序仿真,实例分析;实验;4. SV/UVM:SystemVerilog特性,面向对象,随机激励,断言,UVM简介;实验。
大纲6:FPGA-AI编程Verilog:FPGA人工智能硬件实现和移植及Verilog AI编程高级研修班
1. 大模型加速FPGA:1.1 AI自动编程、优化、仿真、调试;1.2 辅助量化/推理/训练程序;1.3 生成Tcl/裸机程序、适配算子、智能体自动化;2. AI原理与实训:2.1 卷积、池化、激活、全连接;2.2 训练概念;2.3 PC训练mnist/cifar/yolo;2.4 环境
投递简历
北京中际赛威文化发展有限公司
行业:教育/培训/院校
性质:民营/股份制单位
规模:15-50人
所在地区:北京北京朝阳区
详细地址:锦芳路1号院3号楼5层503
单位介绍:公司经过了二十余年的历程,已成长为国内工程技术培训领域领军企业,主要服务于国内科技型企业及国防军工院所。目前专兼职讲师一百余人、企业发展顾问十余人,年培训课程公开课二百多期、内训课程近百期,自成立以来累计培训学员数万余人,足迹遍及祖国大江南北。在工程技术领域已初步形成了从电子到机械、从硬件到软件、从研发设计到质量管理,再到工艺制造等多学科、多专业的系列课程,能基本上满足企业科技创新、产品创新对技术、对人才的培训需求。系列课程涵盖嵌入式与硬件开发核心技术,包括ARM/RISC-V架构、FPGA设计(算法、图像、ZYNQ/RFSoC)、高速电路与EMC设计、开关电源及信号完整性分析。同时覆盖AI硬件实现、Linux内核、嵌入式软件、GJB标准及人工智能应用(大模型、计算机视觉、测试),适合工程师全面提升硬件、软件及系统级研发能力。工程师高培热线13269857695中际赛威刘老师。
查看公司详情
您还未登录
请先登录学生账号
取消
登录
还没有简历,快去写一份吧~
写简历
选择简历
取消
确定
确认 取消
确定